MD653D就是個飛速18個數模改變器(DAC),集成功了48:12(12運轉區4:1)鍵入多路重復使用技術器。片上DAC就能夠以達到了4.5gsps的采集率運轉。DAC的摸擬的讀取電壓可在順利堅持方法(在獨一奈奎斯特頻譜)或清零方法(在獨一、第二個和然后奈奎斯特頻譜)中間取舍。差總分字數統計據鍵入模塊與LVPECL、LVDS和CML兼容。在48對差總分據鍵入被多路重復使用技術到4倍的訪問速度后,18個飛速數據分析資料位被鎖存并標識號以驅動器DAC的讀取電壓級。互補式的讀取電壓可與50Ω的讀取電壓側面華為設備。給予數據分析除4的掛鐘的讀取電壓和采集相位取舍(SEL1和SEL2),以創新相對應于鍵入數據分析資料的采集相位的兩端對齊。還給予數據分析了除8的掛鐘的讀取電壓。針對必須要 關聯各個MD653D的讀取電壓的軟件系統應用領域軟件,給予數據分析了初始化功能表。